[전기전자] 전계 효과 트랜지스터[FET]에 관해
리포트 > 자연과학
[전기전자] 전계 효과 트랜지스터[FET]에 관해
한글
2013.04.03
4페이지
1. [전기전자] 전계 효과 트랜지스터[FET]에 ..
2. [전기전자] 전계 효과 트랜지스터[FET]에 ..
[전기전자] 전계 효과 트랜지스터[FET]에 관해
전계 효과 트랜지스터(Field Effect Transistor(FET))

1)접합형 FET (Junction FET(JFET))

그림13-1. n-channel JFET
그림은 접합형 FET를 보인다.

위의 그림에서 전하 운반자는 n-type 즉, 전자(electron)이 되고, 전하운반자는 n-type 반도체를 통해 흐르므로 n-channel이라 한다. 또다른 형태의 JFET는 p-channel이 있을 수 있다.
위의 그림에서 검은 부분은 금속전극(electrode)이며 JFET에서 각각의 이름은 BJT(Bipolar Junction Transistor)에 다음과 같이 대응된다 ;

Bipolar Junction Transistor
JFET
Collector
Drain
Base
Gate
Emitter
Source
표12-1. JFET 전극의 이름

표에서 볼수 있듯이 JFET의 각 전극은 지금까지 배워온 BJT의 전극에 대응된다. JFET의 전류 역시

에 대응된다.

2)Biased JFET
그림13-2는 정상적으로 bias된 JFET를 나타낸다. BJT에서는 베이스-에미터간에는 순방향으로 bias 되는데 반하여 JFET에서는 반드시 역방향으로 bias 된다는 사실이 다르다.
그림13-2에서 Gate는 Source와 Drain에 대해 역방향으로 bias되기 때문에 n-type 반도체의 전하운반자는 Gate에 대해 먼쪽으로 이동하게 된다. 그래서 p-type과 n-type 사이에는 극성을 띄지 않는 층(layer)이 존재하게 되는데 이 층을 공핍층(Depletion Layer)이라 부른다.

....
[전기전자실험] FET의 실험 전기전자 - 트랜지스터의 발명, 트랜지스터의 ..
TFT-LCD란? FET특성 및 증폭기
전자공학 실험 - MOSFET 증폭회로 반도체 공학 - 트랜지스터, MOSFET에 관해
[전자재료실험] MOS Capacitor MOSFET Buck-Chopper
[전자회로실험] Orcad 실험 [일반물리학실험] R.L.C흐름길의 특성 - 직류, ..
전자공학 - 접합형 트랜지스터(Bipolar junctio.. [기초공학] 트랜지스터와 연산 증폭기 등의 전..
전기전자 공학 - Transistor[트랜지스터]의 작.. 전기전자 기초 실험 - 공통 에미터 트랜지스터 ..
 
[수익성 및 경제성 분석] 수익..
쿨롱의법칙[물리]
[전자기학] 플레밍의 법칙
물리학실험 - 전기용량과 유전..
실험보고서 - MBL을 이용한 마..
[솔루션] 원성필 열역학 2009..
열전대 실험
[생화학실험] 단백질 정량 분..
일반물리학 실험 - 비탈면에서..
[A+ 레포트] 리처드 도킨스의 ..