[Verilog프로그래밍] 동기식 counter
리포트 > 공학/기술
[Verilog프로그래밍] 동기식 counter
한글
2013.04.23
3페이지
1. [Verilog프로그래밍] 동기식 counter.hwp
2. [Verilog프로그래밍] 동기식 counter.pdf
[Verilog프로그래밍] 동기식 counter
1. 목적
지금까지 배운 Verilog에 대한 지식을 활용하여 여러 가지 순차회로를 설계함
2. 기초지식
- 여러 가지 순차회로에 대한 동작 이해
레지스터
레지스터는 n-bit 데이터를 저장하는 기억소자이다. 클럭에 동기가 되어 이루어지며 제어신호로 비동기 제어 신호인 reset, 동기 신호인 load가 있는데 동작은 이러하다
reset load CLK Qi
0 x x 0
1 0 ↑ Qi
1 1 ↑ Di
카운터
매 클럭마다 정해진 손서에 따라서 상태값이 변하는 레지스터를 말한다. 클럭에 따라 변하면 동기식 카운터 그렇지 않으면 비 동기식 카운터라고 한다.
이번 숙제의 경우 아래의 동작을 해야한다.
reset load enable 동작
1 x x reset (출력 0)
0 1 x parallel load
0 0 1 count (증가)
0 0 0 변화없음
parallel load는 병렬 로드로 기존 값에 상관 없이 data값을 그대로 출력하는 것을 말하고 count는 주어진 진수에 맞추어 reset0이고 load0 enable1일 때 증가한다.
제어신도 모두가 0일 때는 변화 없다.
- 동기 제어신호와 비동기 제어신호에 대한 이해
보통은 clock이 상승에지이냐 하강에지이냐에 따라서 출력값들이 영향을 받도록 설계를 한다. 컨트롤이 편하기 때문이다. 카운터를 예로들어 설명하겠다. 카운터의 모든 상태가 클럭에 따라서만 변하면 이것은 동기식 카운터 그렇지 않으면 비 동기식 카운터라고 한다. 여기서 나오는 비동기 제어신호는 clock의 영향을 받지 않고 또 다른 제어신호가 상태에 영향을 준다는 것을 의미한다.
[차이]
clock이 상승에지일 때 값이 변한다고 가정하자(always @(posedge clock)).
always @(posedge clock) begin
....
[Verilog프로그래밍]D래치, 플리플롭, shift re.. 회로설계 합격 자기소개서
[디지털 회로실험] 비동기 카운터 통신공학 실험 - 시분할 다중화방식(TDM)
[정밀기계공학] 마이크로프로세서를 이용한 디.. verilog 시계[디지털 논리 회로]
[디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 컴퓨터 응용 시스템 설계 실험 보고서 - verilo..
디지털 디자인 - 4비트 parity generator, 5비.. [디지털 시스템설계] 용어조사
SK하이닉스 양산기술 합격 자기소개서 [디지털논리회로] Smart Traffic Light Control..
KDN 통신설비 직무 첨삭자소서 [디지털공학] 예비보고서 - 플립플롭
 
(건설)책임관리제도와 건설사..
[건축] 국내외 CM 사례조사
cm레포트
딸기잼의 제조과정 및 잼의 원리
[건축공학] 저탄소 방의 냉방..
공조설비설계 열원 계산