실험보고서 - 회로망 정리의 검증
리포트 > 자연과학
실험보고서 - 회로망 정리의 검증
한글
2013.05.02
8페이지
1. 실험보고서 - 회로망 정리의 검증.hwp
2. 실험보고서 - 회로망 정리의 검증.pdf
실험보고서 - 회로망 정리의 검증
회로망 정리의 검증
실험목적
회로망 해석시 자주 쓰이는 중첩의 원리, 테브낭-노튼의 정리, 밀만의 정리 및 상반정리 등을 실험을 통해 검증해 본다.

관련사항 및 이론
1. 중첩의 정리
회로망 내의 어느 한 부분을 흐르는 전류나 어느 소자양단의 전위차를 구해야 할 경우와 같이 부분적인 해석이 요구되거나 특히 한 회로망 내에 포함되는 전원의 주파수가 서로 다를 때에는 중첩의 정리(theorem of superposition)를 이용하는 것이 보다 유리하거나 필수적이라 할 수 있다.
이와 같이 중첩의 정리는 시변성 또는 시불변성에 관계없이 모든 선형 회로망에 적용되며 다음과 같이 기술될 수 있다. 즉 “다수의 전원을 포함하는 선형 회로망의 임의의 점에 있어서의 전류, 또는 임의의 두 점 간의 전위차는 각각의 전원이 단독으로 그 위치에 존재할 때 그 점을 흐르는 전류 또는 그 두 점 간의 전위차의 총합과 같다.”
실제 회로 해석에 있어서 중첩의 정리를 적용할 경우, 하나의 전원만을 남겨놓고 나머지 전원은 모두 제거해야 하는데 이때 전원을 제거한다는 말은 회로의 다른 부분에는 아무런 영향도 미치지 않고 단지 그 전원으로서의 기능만을 없애는 것을 의미한다. 그림 1-⒜와 같이 전압원과 전류원이 같이 존재하는 회로가 있다고 가정하자.
전압원의 제거는 그림 1-⒝와 같이 전압원을 떼어내고 그 자리를 이어 줌으로써 전원양단에 존재하던 전위차를 없애주는 것을 의미하며 이를 전원의 단락(short)이라고 한다.
전류원 제거의 경우는 그림 1-⒞와 같이 전류원을 끊어냄으로써 전원으로서의 기능을 없애는 것을 말하며 이를 전원의 개방(open)이라고 한다.

(a)다전원회로의 예 (b) 전압원의 단락 (c) 전류원의 개방
그림 1 전원 제거의 예
....
[전자공학] 테브낭 정리 기초회로실험 - 중첩의 정리와 가역정리
[전자회로실험] 테브닌 등가회로 전기전자 기초 실험 - 중첩의 원리
정보통신 실습 - 테브냉의 정리 실험, 노턴의 .. 전자전기설계실험 - MOSFET (MOSFET Amplifier ..
[기초회로실험] 테브닌-노턴(Thevenin Norton .. 기초회로실험(예비+결과) - 태브낭의 정리
[헥셔오린정리] 헥셔-오린 정리(요소부존량, 헥.. ISAE 3000에 따른 검증과 감사의 차이점
[실험보고서] 중첩의 정리 실험 정보통신 실습 - 부울대수의 정리(결과 보고서)
실험보고서 - 마모실험 사회과학에서 가설 및 이론 검증에 관한 고려사항
 
실험보고서 - MBL을 이용한 마..
[솔루션] 원성필 열역학 2009..
열전대 실험
[생화학실험] 단백질 정량 분..
일반물리학 실험 - 비탈면에서..
[A+ 레포트] 리처드 도킨스의 ..