논리회로 설계 및 실험 - 가산기와 감산기
리포트 > 공학/기술
논리회로 설계 및 실험 - 가산기와 감산기
한글
2014.04.17
6페이지
1. 논리회로 설계 및 실험 - 가산기와 감산기...
2. 논리회로 설계 및 실험 - 가산기와 감산기...
논리회로 설계 및 실험 - 가산기와 감산기
논리회로 설계 및 실험 - 가산기와 감산기

[각 사진마다 LED는 ☆로, 스위치는 ↑로 표시해 놓았습니다.]

⓵ 7486 IC, 7408 IC 으로 구현한 가산기 회로

반가산기는 2개의 2진 입력과 2개의 2진 출력이 필요하다. 두 개의 2진입력이 되면 출력변수로 합(S)과 캐리(S)를 만든다.

예측 : A와 B입력 0과 0, 1과 1은 S는 0이 출력된다. 나머지는 모두 1이 출력된다. C는 1과 1을 입력한 것만 1이 출력되고 나머지는 모두 0이 출력된다.
결과 : 예측의 결과와 같게 나왔다.
부울대식 : A *B+A*B = S, A*B = C

[완성사진] 00 01

10 11. [진리표]
캐리란 ! 반올림이 되는 수를 말한다. 즉 2진수 가산에서 1+1을 했을 때 캐리는 1이되고 합은 0이 된다.

⓶ 7486 IC, 7408 IC, 7404 IC 칩을 사용해서 구현한 반감산기 회로

2진수의 감산은 보수에 의해 구할 수 있다. Y에 대한 2의 보수를 취한 후 A에 더하여 얻는다.

예측 : A와 B 입력 0과 0, 1과 1을 입력하면 D와 B 는 모두 0이 출력된다. 0과 1은 D는 1, B 는 1이 출력되고, 1과 0은 D는 1, B 는 0이 출력된다.
결과 : 예측결과와 같게 나온다.
부울대식 : A *B+A*B = D, A *B = B

[완성사진] 00 01

10 11 [진리표]

⓷ 7486 IC, 7432 IC, 7408 IC을 사용해서 구현한 전가산기 회로

전가산기는 두 개의 반가산기와 OR게이트로 구현되었다.

....
디지털논리회로 실습 보고서 - 가산기와 감산기 가산기
반가산기및전가산기 Exclusive-OR
전가산기와 전감산기 논리회로 설계- 디코더, 인코더에 대해서
논리회로 설계 - 디코더 인코어 보고서 GATE 논리회로
복잡한 회로 설계 - [VHDL] 4비트 가산기 설계 [논리회로실험] 멀티플렉서 디멀티플렉서
[컴퓨터학과] ENCODER와 DECODER [전기전자회로실험] 디지털 논리 관련 설계자료
디지털 논리회로 설계 및 실습 - 논리 프로브 .. 기계자동차공학 실험 - AND, OR, NOT 게이트를 ..
 
[건축] 국내외 CM 사례조사
cm레포트
딸기잼의 제조과정 및 잼의 원리
[건축공학] 저탄소 방의 냉방..
공조설비설계 열원 계산
공조설비설계 냉수 배관의 마..