|
|
|
|
전자회로실험 - 소신호 공통 에미터 교류증폭기 실험
|
|
|
|
소신호 공통 에미터 교류증폭기 실험
실 험 일 자
지도교수
실 험 자
소 속
학 번
성 명
실 험 목 적
소신호 공통 에미터 증폭기의 직류 등가회로 및 교류 등가회로에 대한 개념
을 이해하고 바이패스 캐패시터, 에미터 저항 및 부하저항이 증폭기의 전압
이득에 미치는 영향을 실험을 통해 확인한다.
실 험 기 기
및
부 품
디지털 멀티미터
파워 서플라이
브레드보드
트랜지스터
캐패시터 1
캐패시터 47
저 항 330 , 1, 2.2
저 항 10 ,
1 대
1 대
1 [EA]
2 [EA]
1 [EA]
2 [EA]
각각 1 [EA]
2 [EA]
실 험 방 법
7.5.1 베이스 바이어스 회로 실험
(1) 그림의 회로를 결선한다.
(2) 회로에 대한 직류등가회로를 구한 다음 표7-1에 나타나 있는 DC량에
대한 이론값과 측정값을 각각 구하여 표7-1에 기록하라.
(3) 회로에 대한 입출력 파형을 오실로스코프로 측정한 후 파형을 도시하라.
측정된 입출력 파형을 근거로 전압이득을 계산하라.
(4) 바이패스 캐패시터를 제거한 다음 출력파형을 측정하여 도시하라.
(5) 를 단락시킨 경우 출력파형을 측정하여 도시하라.
(6) 을 개방 시켰을 경우 출력파형을 측정하여 도시하라.
(7) 지금까지의 실험결과를 이용하여 표7-2에 기록하라.
[공통 에미터 교류증폭기]
실 험 결 과
[표 7-1] 공통에미터 증폭기의 직류해석
측 정 량
측 정 값
이 론 값
2.108
2.164
1.421
1.464
7.758
7.564
6.300
6.100
4.242
4.436
5.893
5.636
①
②
③
④
⑤
⑥
.... |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|