기초 회로 실험 - ttl cmos
리포트 > 공학/기술
기초 회로 실험 - ttl cmos
한글
2015.03.24
6페이지
1. 기초 회로 실험 - ttl cmos.hwp
2. 기초 회로 실험 - ttl cmos.pdf
기초 회로 실험 - ttl cmos
1. 실험 결과
(1) [그림 13.4]의 회로를 구성하고, VDD(핀 14번)를 +10[V]로 연결하고, 입력 값에 따른 출력을 살펴보고, 또한 +5[V]로 연결하여 살펴보아라.

[13.4] 2입력 NOR 게이트

10[V] 인가시 A=0, B=0 일때의 결과값

5 [V] 인가시 A=0, B=0 일때의 결과값

10[V] 인가
5[V] 인가
ABCABC00
10.506
00
5.005
0
10
0.045
05
0.001
10
0
0.034
50
0.054
10
10
0.058
55
0.044

(2) [그림 13.5]의 회로를 구성하고, 실험 1과 같이 전압을 인가하여 각각의 진리표를 작성하라.

[13.4] 2입력 NAND 게이트

10[V] 인가시 A=10, B=10 일때의 결과값

5 [V] 인가시 A=10, B=10 일때의 결과값

10[V] 인가
5[V] 인가
ABCABC00
10.045
00
5.046
0
10
10.034
05
5.005
10
0
10.084
50
5.010
10
10
0.109
55
0.112

(3) [그림 13.6]의 회로를 구성하여 VDD(핀 14)에 +5[V]를 연결하고, VSS(핀 7)은 접지 시킨 후 전압 Vout을 측정하라.(R=1㏀, 2.2㏀, 4.7㏀, 10㏀, 470㏀)

[그림 13.6] source

R=1㏀ 일때 결과값

R=2.2㏀ 일때 결과값

R=4.7㏀ 일때 결과값

R=10㏀ 일때 결과값

R=47㏀ 일때 결과값

R
1[㏀]
2.2[㏀]
4.7[㏀]
10[㏀]
47[㏀]

3.255
4.230
4.667
4.997
5.003

....
디지털회로 실험 - TTL 게이트 동작 전자공학 실험 - 논리 게이트의 특성 및 연산회로
[전자회로] 쇼트키 TTL게이트에 대해서 디지털공학 - 논리 함수의 간략화 및 7-Segment
[디지털논리회로] TTL[Transistor Transistor L.. 전자공학 논리회로 실험 - Logic 연산과 Gates
CMOS 와 TTL NAND 오픈 콜렉터와 오픈 드레인 회로
오픈 콜렉터와 오픈 드레인 회로, 풀업 풀다운 .. Fabrication process of CMOS - CMOS 제작 공정
일반물리학 실험 - 기초회로실험 [a++] 기초회로실험의 모든 레포트 자료
기초전자공학 실험 - 직병렬회로의 저항 기초회로실험 - 직렬, 병렬 조합회로
 
[건축] 국내외 CM 사례조사
cm레포트
딸기잼의 제조과정 및 잼의 원리
[건축공학] 저탄소 방의 냉방..
공조설비설계 열원 계산
공조설비설계 냉수 배관의 마..