전체 (검색결과 약 5,918개 중 42페이지)

 실험보고서 - 회로망 정리의 검증 ( 8Pages )
회로망 정리의 검증 실험목적 회로망 해석시 자주 쓰이는 중첩의 원리, 테브낭-노튼의 정리, 밀만의 정리 및 상반정리 등을 실험을 통해 검증해 본다. 관련사항 및 이론 1. 중첩의 정리 회로망 내의 어느 한 부분을 흐르는 전류나 어느 소자양단의 전위차를 구해야 할 경우와 같이 부분적인 해석이 요구되거나 특히 한 회로망 내에 포함되는 전원의 주파수가 서로 다를 때에는 중첩의 정리(theorem of supe..
리포트 > 자연과학 |
 물리학 실험 - 테브난의 정리 ( 2Pages )
1. 실험 제목 : 테브난의 정리 2. 실험 목적 - 본 실험을 통해 ∎테브난의 정리를 이해하고 이를 통해 복잡한 회로에서 테브난의 등가회로를 구한다. ∎테브난 정리의 유용함을 실험을 통해 알아본다. ∎테브난의 정리를 통하여 노튼의 정리까지 함께 이해한다. 3. 실험 준비물 -디지털 멀티미터(DMM) -직류 전원 공급기(Power Supply) -저항(7개) : 100, 220, 330, 470, 1k, 3.3k, 가변저항 10k -기판..
리포트 > 자연과학 |
 트랜지스터증폭 ( 4Pages )
목 적 증폭기로서의 트랜지스터회로를 이해하고, 이미터공통증폭기를 구성하고 측정하여 증폭기의 특성을 확인한다. 이 론 전류증폭도나 전압증폭도가 모두 크고, 따라서 전력증폭도 또한 대단히 크다. 입력저항이나 출력저항은 베이스공통이나 컬렉터공통의 증폭기에 비할 때 중간정도의 크기를 갖는다. 이 증폭기의 제반특성은 앞에서 실험했던 -등가회로에 의해서 해석할 수 있다. 여기서는 -파라미..
리포트 > 공학/기술 |
공학, 기술
 정보통신 실습 - 부울대수의 정리(결과 보고서) ( 6Pages )
부울대수의 정리 1. 실험 목적 ▣ 부울대수(Boolen algebra)의 기본적인 공리와 정리를 이해하고 증명한다. ▣ 부울대수식을 이용한 논리회로의 간략화 및 논리식 표현을 익힌다. ▣ 다양한 논리회로를 부울대수식으로 표현하는 능력을 배양한다. 2. 실험 결과 그림 2-3 AND-OR과 OR-AND 게이트 실험회로 D 표 1 AND-OR과 OR-AND 게이트 실험회로 입력 신호 출력 신호 A B C X Y 0 0 0 155 mV 155.3 mV 0 0 ..
리포트 > 공학/기술 |
 물리학 실험 - ohms law[옴의 법칙] ( 4Pages )
옴의 법칙 Georg Simon Oh은 전류, 전압, 저항이라는 세가지 중요한 전기적인 양의 상호작용을 발견하였다. 그 상호작용과 저항의 단위 모두를 물리학에 대한 그의 공헌을 기념하기위해 그의 이름으로 지어졌다. 옴의 법칙의 한 가지 진술은 저항을 통과하는 전류는 전압에 비례한다는 것이다. 이번실험에서 당신은 Current Voltage Probe System과 컴퓨터로 몇 개의 다른 회로에서 이 법칙의 진위를 판명..
리포트 > 공학/기술 |
 [전기전자공학] 직렬과 병렬의 관계 ( 10Pages )
직렬과 병렬의 관계 전기전자공학실험 실험주제 직렬과 병렬연결의 특징을 알아보고 차이점을 익힌다. 직렬 및 병렬로 연결된 저항 회로에서 전체 저항을 구한다. 직렬 및 병렬회로의 전류와 전압을 측정한다. 실험 장비 직류전원 공급장치 디지털 멀티미터 브레드보드 저항 (100,200,300,510,680) 각 1개 직렬 연결 실험 사진 직렬연결 실험 결과(브레드보드) 실험 결과 비교 ....
리포트 > 자연과학 |
 전기전자 기초 실험 - 중첩의 원리 ( 7Pages )
중첩의 원리 1. 실험 목적 - 중첩의 원리를 이해하고, 그 응용능력을 키운다. - 중첩의 원리를 실험을 통해 확인한다. 2. 기초 이론 및 원리 요약 옴의 법칙이나 키르히호프의 법칙을 이용하면, 하나의 전원을 포함하고 있는 회로망에서 소정의 소자나 노드에 걸리는 전압과 흐르는 전류를 구할 수 있다. 더 나아가 테브난의 정리나 노턴의 정리를 이용하면, 임의의 회로망을 등가전원(전압원 또는 전류..
리포트 > 자연과학 |
 전기과 - 전력전자설계 트랜스폼제작 [flyback] ( 6Pages )
1. SMPS의 Block Diagram [ 그림1. Block Diagram ] 교류입력 전원으로부터 입력 전류 평활 회로를 통해 얻은 직류 입력 전압을 직류 출력 전압으로 변환하는 DC-DC 컨버터, 출력전압을 안정화 시키는 궤환 제어 회로 등으로 되어 있다. 궤환회로는 다시 출력 전압의 오차를 증폭하는 오차 증폭기, 증폭된 오차와 삼각파를 비교하여 구동펄스를 생성하는 비교기, DC-DC 컨버터의 주 스위치를 구동하는 구..
리포트 > 공학/기술 |
 논리회로 - 플립플롭 ( 18Pages )
플 립 플 롭 플립플롭과 래치는 두개의 안정된 상태 중 하나를 가지는 1비트 기억소자 플립-플롭 클럭신호가 Rising 할 때만 출력값이 변함. Edge-triggered 방식으로 동작 래치 Enable 제어신호가 ‘1’인 동안에 SR입력이 변화하면 이에 따라 출력(Q)값이 변함 Level-triggered 방식으로 동작함 보통 플립플롭과 래치를 통틀어 플립플롭이라 하는 경우도 있다. 플립플롭 : 동기식 플립플롭 래 치 : 비..
리포트 > 공학/기술 |
 실험보고서 - 분압기[Voltage Divider] 설계 ( 4Pages )
분압기(Voltage Divider) 설계 1. 실험요약 분압기는 실험실이나, 가전제품 등에서 입력전압보다 낮은 전압이 필요할 때 많이 쓰이는 장치이다. 실험을 통해 고정된 전류전압원으로부터 그보다 낮은 전압을 얻는 분압기(votage divider)의 개념을 이해하며 무부하, 부하시의 분압기를 제작해봄으로써 또 분압기에 부하가 연결될 경우, 부하가 미치는 영향을 파악할 수 있어야 한다. 또한, 이를 바탕으로 ..
리포트 > 자연과학 |
 bcd코드, gray코드 10진카운 ( 6Pages )
BCD코드,Gray코드 10진 카운터 설계 목차 1.Gray코드설명 2. BCD코드,Gray코드 10진 카운터 설계 3.카르노 맵 작성 4.회로도 구성 Gray코드란 ....
리포트 > 공학/기술 |
 논리회로 설계- 디코더, 인코더에 대해서 ( 6Pages )
1. 개 요 ○ 가산기 설계를 통한 전반적인 Modelsim, Xilinx ISE 사용법 실습 ○ TEST bench, simulation 방법 이해 2. 문 제 (1) 3*8 Decoder -Behavioral modeling library ieee; use ieee.std_logic_1164.all; entity decoder is port (x : in std_logic_vector(2 downto 0); d : out std_logic_vector(7 downto 0)); end decoder; architecture behavioral of decoder is begin process (x) begi..
리포트 > 공학/기술 |
 [일반물리학 실험] 오실로스코프와 함수 발생기 실험 ( 4Pages )
[일반물리학 실험] 오실로스코프와 함수 발생기 실험 1.실험목적 1.함수발생기와 오실리스코프의 조작법을 읽히고 각각의 저항에 걸린 전압을 구한다. 2.RC회로에서 축전기와 저항에 걸린 전압의 위상차로 인해 그려지는 리사주 곡선을 이해한다. 2.배경이론 1)저항이 직렬로 연결된 회로에서 전압은 저항에 비례하며 저항에 걸리는 전압의 총 합은 전체전압과 같다. 2)곡선 X(t)= (Cos(wt),Cos(w’t+))로..
리포트 > 공학/기술 |
 일반물리학 실험 - 옴의 법칙 (전류_전압 측정) ( 4Pages )
1. 주 제 옴의 법칙 (전류․전압 측정) 2. 목 적 저항체와 기전력으로 구성된 회로에 걸리는 전압과 이 회로에 흐르는 전류를 전압계와 전류게로 측정하여 옴의 법칙과 키르히호프의 법칙을 확인한 후 저항을 구하고 저항 색코드를 익힌다. 3. 관련이론 옴의 법칙 1826년 G.S.옴이 발견한 물리학의 기본법칙의 하나이다. 전위차를 V, 전류의 세기를 I, 전기저항을 R라 하면, V=IR의 관계가 성립한다. ..
리포트 > 자연과학 |
 논리회로 설계 - 디코더 인코어 보고서 ( 6Pages )
1. 개 요 ○ 가산기 설계를 통한 전반적인 Modelsim, Xilinx ISE 사용법 실습 ○ TEST bench, simulation 방법 이해 2. 문 제 (1) 3*8 Decoder -Behavioral modeling library ieee; use ieee.std_logic_1164.all; entity decoder is port (x : in std_logic_vector(2 downto 0); d : out std_logic_vector(7 downto 0)); end decoder; architecture behavioral of decoder is begin process (x) begi..
리포트 > 공학/기술 |
41 42 43 44 45 46 47 48 49 50