전자회로실험 - 차동 증폭기
리포트 > 공학/기술
전자회로실험 - 차동 증폭기
한글
2013.12.10
6페이지
1. 전자회로실험 - 차동 증폭기.hwp
2. 전자회로실험 - 차동 증폭기.pdf
전자회로실험 - 차동 증폭기
1. 실험목적
1. 차동증폭기의 동작원리를 이해한다.
2. 동상제거비(CMRR)를 조사한다..
3. 정전류원을 가지 차동증폭기에서의 드리프트 감소효과를 관찰한다.

2. 실험재료
1. 직류전원 : +12V
2. 오실로스코프
3. 저주파 신호발생기
4. 저항 : 2.7k, 3k×2, 4.7k×2, 6.8k×2, 10k×2, 30k×2,47k
5. 가변저항 : 1k
6. 커패시터: 10F/25V ×2
7. 트랜지스터: 2SC1959 ×3

3. 실험내용
직결증폭기에서 가장 크게 문제가 되는 드리프트를 감소시키는데는 차동증폭기를 사용하는 방법이 가장 효과적이다. 차동증폭기란 두 입력신호의 차에 비례하는 신호가 출력되는 증폭기를 말하며, 일반적으로 대칭적으로 두 개의 입력단자를 갖도록 구성된다. 따라서 잡음이나 드리프트의 영향은 서로 상쇄되어 출력신호에 미치는 잡음이나 드리프트의 영향이 크게 감소된다.
그림 18-1은 차동증폭기의 기호이다.
출력을 두 입력의 선형 결합으로 표시하면
(18-1)
로 된다. 여기서 A1(혹은 A2)은 입력 Vi2(혹은 Vi1)가 접지되었을 때 입력 Vi1(혹은 Vi2)에 대한 전압이득이다.
차신호 Vd와 동상신호 Vc를 다음과 같이 정의하면
(18-2)

그림 18-1

출력 Vo은 다음과 같다.
(18-3)
여기서 Ad는 차신호 Vd에 대한 전압이득(즉 Ad=1/2(A1-A2))이고, Ac는 동상신호에 대한 전압이득(즉 Ac=A1+A2)이다. 이상적인 차동증폭기에는 Ac=0이어야 한다. 그러므로 Ad/Ac는 실제의 차동증폭기의 성능을 평가하는 중요한 척도이며, 동상제거비(CMRR)라고 부른다. 그림 18-2는 간단한 에미터 결합 차동증폭회로이다.

그림18-2 에미터결합 차동증폭기

....
[전자회로실험] BJT 차동 증폭기 결과 전기전자실험보고서 - 차동 증폭기 회로
회로이론 - 차동 증폭기 실험 실험보고서 - 오디오 증폭기 주파수 응답 및 차..
전자물리실험보고서 - 전치증폭기 실험 전자회로 설계 - MOSFET 차동 증폭기 설계
전자물리 전치증폭기 [전자회로실험] NMOS 증폭기 결과
[기초전자실험] OPAMP 반전 증폭기 설계 연산증폭기의 작동원리
전자회로실험 - 푸쉬풀 증폭기 전자회로실험 - 부귀환과 기본적인 연산 증폭기..
임상의 공학 실험 - Operational Amplifier[op-.. 전기전자 실험 - 선형 연산 증폭기 회로
 
[기계공작법] 공구조사 - 다이..
4차 산업혁명 특징과 기술개요..
인공지능 AI의 양면성과 인공..
인공지능 AI 정의,종류,장단점..
인공지능 활용분야와 순기능과..
인공지능 AI 관련기술과 순기..